Laporan Akhir - Percobaan 1 - Modul 4
2. Alat dan Bahan [Kembali]
A. Panel DL2203D
B. Panel DL2203S
C. Panael DL2203C
 |
| Module D'Lorenzo |
 |
| Jumper |
e. IC 74LS112A (JK filp flop)
f. Switch (SW-SPDT)
Gambar 7. Switch
g. Power Supply
h. Logicprobe atau LED
Gambar 8. Logic Probe
3. Rangkaian Simulasi [Kembali]
4. Prinsip Kerja Rangkaian
Pada percobaan ini, digunakan rangkaian Shift Register dengan keluaran 4 bit menggunakan 4 IC J-K flip flop. Rangkaian ini mewakili prinsip kerja SISO (Serial-In, Serial-Out), SIPO (Serial-In, Parallel-Out), PISO (Parallel-In, Serial-Out), dan PIPO (Parallel-In, Parallel-Out). Input dan output rangkaian dapat berupa input/output seri atau paralel. Input/output seri berarti data masuk atau keluar secara bergiliran, sedangkan input/output paralel berarti data masuk atau keluar secara serentak. Pada rangkaian ini, terjadi pergeseran data dari LSB (Least Significant Bit) ke MSB (Most Significant Bit). Proses ini memungkinkan rangkaian Shift Register untuk menyimpan memori sementara pada keluaran bit ke-4.
5. Video Rangkaian
6. Analisa
1. Analisa Output yang dihasilkan tiap tiap kondisi
Pada kondisi 1, dengan clock terhubung ke pin C pada JK flip-flop, pin R tidak aktif, dan pin B1 tidak berpengaruh, input serial akan menghasilkan output serial dengan pergeseran sesuai dengan clock dan bit tambahan input.
Pada kondisi 2, dengan clock toggle dan B0 dalam keadaan tinggi, pin reset tidak aktif. Saat input serial diberikan, outputnya akan menjadi paralel, sehingga tidak ada pergeseran saat input serial sesuai dengan bit yang diinginkan.
Pada kondisi 3, pin B3 hingga B6 menjadi input, pin R tidak aktif, dan clock terhubung ke pin C pada semua JK flip-flop. Ketika input berupa paralel diberikan, output yang diperoleh akan menjadi serial.
Pada kondisi 4, ketika seluruh flip-flop memiliki logika 0 pada pin C, jika inputnya paralel, maka outputnya juga akan menjadi paralel.
2. Jika gerbang And pada rangkaian di hapus, sumber clock dihubungkan langsung ke Flip flop, bandingkan output yang didapatkan
Jika sumber clock langsung terhubung ke seluruh flip-flop, rangkaian akan menghasilkan output serial ketika inputnya juga berupa serial. Namun, jika input paralel diberikan dari pin B3 hingga B6, outputnya akan menjadi logika 1 (set) sesuai dengan input paralelnya. Jika pin set tidak diaktifkan pada flip-flop, output akan menyesuaikan input serial pada pin J dan K pada flip-flop.
Tidak ada komentar:
Posting Komentar